Геология

Теория государства и права

Физика

Педагогика

Бухгалтерский учет

Транспорт

Культурология

Радиоэлектроника

Историческая личность

Философия

География, Экономическая география

Охрана природы, Экология, Природопользование

Психология, Общение, Человек

История

Конституционное (государственное) право зарубежных стран

Международные экономические и валютно-кредитные отношения

Гражданская оборона

Менеджмент (Теория управления и организации)

История государства и права зарубежных стран

Программное обеспечение

История отечественного государства и права

Налоговое право

Таможенное право

Технология

Физкультура и Спорт, Здоровье

Литература, Лингвистика

Программирование, Базы данных

Медицина

Материаловедение

Земельное право

Конституционное (государственное) право России

Москвоведение

Сельское хозяйство

Право

Компьютеры, Программирование

Гражданское право

Маркетинг, товароведение, реклама

Астрономия

Иностранные языки

Нероссийское законодательство

Экономическая теория, политэкономия, макроэкономика

Биология

Микроэкономика, экономика предприятия, предпринимательство

Социология

Математика

Экономико-математическое моделирование

Религия

Экономика и Финансы

Искусство

Административное право

Компьютеры и периферийные устройства

Музыка

Государственное регулирование, Таможня, Налоги

Российское предпринимательское право

Астрономия, Авиация, Космонавтика

Трудовое право

Банковское дело и кредитование

Муниципальное право России

Военное дело

Пищевые продукты

Политология, Политистория

Экскурсии и туризм

Криминалистика и криминология

Экологическое право

Физкультура и Спорт

Уголовное и уголовно-исполнительное право

Архитектура

Промышленность и Производство

Компьютерные сети

Банковское право

Военная кафедра

Римское право

Биржевое дело

Ценные бумаги

Прокурорский надзор

Гражданское процессуальное право

Уголовный процесс

Химия

Теория систем управления

Финансовое право

Металлургия

Страховое право

Искусство, Культура, Литература

Законодательство и право

Авиация

История экономических учений

Подобные работы

Разработка схемы радиоприемника

echo "Руководитель ________________________/ В.Е. Качурин / Исполнитель Студент гр. __20 Э 3_________________/ В.А.Сапрыкин / Срок защиты работы «_29_» _апреля_____________2005г. Содержание Введение…

Автоматизированный электропривод

echo "Реализация на микропроцессоре обладает весомыми преимуществами. Гибкая логика, возможность легкой модернизации контроллера, перспективность. Программируемая логика реализована на микропроцессо

Методичка для курсового проектирования по ПТЦА (прикладная теория цифровых автоматов)

echo "Другой удобной моделью вычислителя является совокупность взаимодействующих синхронных автоматов, один из которых называется управляющим автоматом (УА), а объединение всех остальных автоматов наз

Триггеры

echo "Триггеры можно разделить на не тактируемые и тактируемые. Не тактируемый (асинхронный) триггер может менять свое состоя ние "; echo ''; echo " Рис.1 переключающими сигналами в любое время. Так т

Матричные фотоприемники

echo "Введение В наши дни прогресс в различных областях науки и техники немыслим без приборов оптической электроники. Оптическая электроника уже давно играет ведущую роль в жизни человека. А с каждым

Усилитель широкополосный

echo "Курсовая работа выполнена в текстовом редакторе Microsoft World 2003, с использованием графического редактора PAINT и представлена на дискете 3,5” . СОДЕРЖАНИЕ 1. Введение 2. Расчет структурн

Преобразователь семисегментного кода

echo "Устройство должно быть реализовано на логических элементах. Основная элементная база ИМС серий ТТЛ и ТТЛШ. Остальные требования согласовать с руководителем проекта. Руководитель проекта ______

Триггеры

Триггеры

Триггеры можно разделить на не тактируемые и тактируемые. Не тактируемый (асинхронный) триггер может менять свое состоя ние Рис.1 переключающими сигналами в любое время. Так тируемый (синхронный) триггер переключается син хронно с поступлением специального тактирующего импульса. Эти и другие ти пы триггеров, показанные в таблице классификации, подробно рассмотрены да лее.

Промышленность выпускает разнообразные типы триггеров в интегральном исполнении. Кроме того, они могут быть выполнены на цифровых интегральных микросхемах, операционных усилителях и на транзисто рах. Рис.1. 2. Не тактируемые триггеры На выходе элемента И-НЕ (ИЛИ-НЕ) имеется инвертор (усилитель). В структуре из двух таких элементов можно обеспечить положительную обратную связь, если вход одного элемента соединить с выходом другого, и баланс амплитуд. Такой структурой является RS -триггер. Он имеет два выхода: прямой ( S — установки прямого выхода в 1 (говорят: 'установки триггера в 1') и R — установки триггера в 0. Такой триггер является асинхронным RS -триггером. Он применяется самостоятельно, а также в качестве запоминающей ячейки входит в состав более сложных интегральных триггеров. 2.1. Структуры триггеров

Рис.2.
RS -триггер на элементах ИЛИ-НЕ (рис. 2,а). Прежде всего рассмотрим воздействие на такой триггер комбинаций сигналов S =1, R =1 и S =0, R =0. Сочетание S =1, R =1 является запрещенным, так как при нем на обоих выходах триггера устанавливаются логические 0 и после снятия входных сигналов состояние его не предсказуемо. Для элемента ИЛИ-НЕ логический 0 является пассивным сигналом: с его поступлением на вход состояние выхода элемента не изменяется.

Поэтому появление комбинации S =0, R =0 не изменяет состояния триггера.

Логическая 1 для элемента ИЛИ-НЕ является активным сигналом: наличие ее на входе элемента однозначно определяет на его выходе логический 0 вне зависимости от сигнала на другом входе.

Отсюда следует, что переключающим сигналом для рассматриваемого триггера является логическая 1, а также то, что вход S (установки триггера в состояние Q =1) должен быть связан с элементом, выход которого принят за . Из сказанного ясно, что для переключения триггера в состояние Q =1 на его входы следует подать комбинацию S =1, R =0, а для переключения в состояние Q =0 — комбинацию S =0, R =1. Пусть триггер (рис. 2,а) находится в состоянии 0 ( Q =0, S =0, R =0. Для его переключения в состояние Q =1 подадим на входы комбинацию о S =1, R =0. Тогда на выходе элемента Э2 установится логический 0, на входах элемента Э1 будут одновременно присутствовать, логические 0, и на выходе Q установится логическая 1 — триггер переключается в новое состояние ( Q =1, S =0, R =1. После этого на выходе Q будет логический 0, на входах элемента Э2 одновременно окажутся логические 0 и его выход примет потенциал, соответствующий Q =0,

Рис.3.
Из изложенного следует, что время переключения триггера ( t пер) равно удвоенному времени переключения логического элемента (удвоенному времени задержки — 2 t з). Часто, предусматривая запас, принимают t пер=3 t з. Для надежного переключения триггера длительность входного переключающего сигнала не должна быть меньше t пер.

Условное изображение RS -триггера приведено на рис. 2,б. На рис.3 приведена идеализированная временная диаграмма RS -триггера, на которой время переключения триггера принято равным нулю.

Предполагается, что до момента t 1 S =0, R =0, а триггер находится в состоянии Q =0. В момент t 1 комбинация S =1, R =0 переключает триггер в состояние Q =1. При t = t 2 на входах устанавливается сочетание S =0, R =0, при котором состояние триггера сохраняется прежним.

Комбинация S =1, R =0, появляющаяся в момент t 3, и комбинация S =0, R =0 в момент t 4 никаких изменений не вносят, по-прежнему Q =1. Только в момент t 5 сочетание S =0, R =1 вызывает переключение триггера в состояние Q =0. Вслед за этим изменение логической переменной на входе R состояния триггера не меняет. Новое переключение происходит в момент t 6 при поступлении на входы комбинации S =1, R =0. Заметим, что запрещенное сочетание сигналов S =1, R =1 на диаграмме отсутствует.

Рис.4.
RS -триггер на элементах И-НЕ (рис. 4,а). Для элемента И-НЕ активным сигналом является логический 0: наличие его хотя бы на одном входе обусловливает на выходе логическую 1 независимо от сигналов на других входах.

Логическая 1 для такого элемента является пассивным сигналом: с ее поступлением на вход состояние выхода элемента не изменяется. В силу сказанного триггер на элементах И-НЕ переключается логическим 0. На условном изображении такого триггера (рис. 4,б) это отражают инверсными входами.

Нетрудно понять, что для данного триггера комбинация входных сигналов S =0, R =0 является запрещенной, а комбинация S =1, R =1 не меняет его предыдущего состояния. 3 Тактируемые триггеры На входы логического элемента или устройства сигналы не всегда поступают одновременно, так как перед этим они могут про ходить через разное число элементов, не обладающих к тому же одинаковой задержкой. Это явление описывают как состязания или гонки сигналов. В результате в течение некоторого времени на входах создается непредвиденная ситуация: новые значения одних сигналов сочетаются с предыдущими значениями других, что может привести к ложному срабатыванию элемента (устройства). Последствия гонок можно устранить временным стробированием, когда на элемент, кроме информационных сигналов, подаются тактирующие (синхронизирующие) импульсы, к моменту прихода которых информационные сигналы заведомо успевают устано виться на входах.

Тактируемый триггер, кроме информационных входов, имеет синхронизирующий (тактирующий, тактовый) вход; сигналы на информационных входах воздействуют на такой триггер только с поступлением сигнала на синхронизирующий вход. 3.1. Структуры триггеров

Рис.5.
Тактируемый RS -триггер (рис.5,а). Схема такого триггера (собранного на элементах ИЛИНЕ) содержит асинхронный RS -триггер T1 и два конъюнктура входной логики.

Последние передают переключающую логическую 1 с информационного S - или R -входа на соответствующие входы Т1 только при наличии на синхронизирующем входе С логической 1. При С=0 информация с S - и R -входов на триггер Т1 не передается.

Рассматриваемый триггер может быть выполнен и на запоминающей ячейке, реализован ной на элементах И-НЕ. Условное изображение тактируемого триггера приведено на рис. 5,б. В тексте тактируемый RS -триггер сокращенно обозначают как RSC -триггер.

Синхронизирующие входы триггера могут быть статическими и динамическими.

Статиче ский вход не теряет своего управляющего действия, пока на нем присутствует тактовый (синхро) импульс. Такие входы имеет триггер, изображенный на рис. 5,а. В присутствии тактового импульса эти триггеры будут менять свое состояние при каждой смене комбинаций логических потенциалов на входах S и R . Динамический синхровход воздействует на состояние выходов триггера в момент своего появления (передним фронтом) или окончания (задним фронтом).

Рис.6.
Двухступенчатый тактируемый RS -триггер (рис.6,а). Каждая ступень такого триггера представляет собой тактируемый RS -триггер. При появлении на входе С логической 1 триггер Т1 воспринимает информацию на входах S и R , определяю щую его состояние. В это время на С-входе триггера Т2 за счет инвертора — логи ческий 0, и информация с выходов Т1 не воздействует на Т2. В момент окончания действия логической 1 на входе С (С=0) на выходе инвертора появляется логическая 1, разрешающая перезапись в Т2 информации из Т1. Таким образом, в первую ступень информация с входов S и R записывается с поступлением тактового импульса, т. е. по его переднему фронту; состояние первой ступени передается второй с окончанием тактового импульса, т. е. по его срезу. По этому внеш нему проявлению тактирующего импульса C-вход описанного триггера можно рассматривать как динамический.

Условное изображение двухступенчатого RS -триггера, в котором переключение выходов второй ступени триггера происходит перепадом входного сигнала из 1 в 0 (перепадом 1 / 0), приведено на рис.6,б.

Условное изображение триггера с C-входом, переключающим триггер перепадом 0/1, приведено на рис. 6, в.

Тактируемый (синхронный) триггер обычно имеет дополнительные асинхронные входы, но которым он вне зависимости от сигнала на тактовом входе переключается в состояние 1 (по входу S ) или в 0 (по входу R ). Такие входы называют не тактируемыми или асинхронными.

Логические потенциалы на них воздействуют на запоминающие ячейки триггера непосредственно (для чего эти ячейки триггера выполнены на трехвходовых элементах), минуя входную логику.

Условное изображение двухступенчатого триггера с инверсными асинхронными входами приведено на рис. 7.

Рис.8.
Рис.7.
D -триггер (триггер задержки) – рис. 8 . D-триггер имеет один информационный D-вход и тактовый С-вход. Он состоит из синхронного RSC-триггера, дополненного инвертором. При С=1 потенциал D-входа передается на S-вход триггера T1 (S=D), а на входе R устанавливается потенциал R=
Рис.9.
На рис.9 приведены временные диаграммы D-триггера. Выход Q повторяет состояние D-входа с поступлением очередного тактового импульса на вход С, т. е. с задержкой. D-триггер можно выполнить двухступенчатым. При этом его первая ступень представляет собой одноступенчатый D-триггер, а вторая может быть синхронным RSC-триггером (рис. 10,а). Состояние D-входа передается первой ступени с приходом тактового импульса, т. е. по его переднему фронту; вторая ступень (триггер в целом) принимает состояние первой с окончанием тактового импульса, т. е. по его заднему фронту.

Условное изображение двухтактного D-триггера, переключающегося перепадом 1/ 0 приведено на рис. 10,б. JK - триггер. Такой триггер имеет информационные входы J и К, которые по своему влиянию аналогичны входам S и R тактируемого RSС-триггера: при J=1, K=0 триггер по тактовому импульсу устанавливается в состояние Q=1; при J= 0, К=1– переключается в состояние Q=0, а при J = K= 0 – хранит ранее принятую информацию. Но в отличие от RSС-триггера одновременное присутствие логических 1 на информационных входах не является для JK-триггера запрещенной комбинацией.

Рис.11.
На рис. 6.11,а изображена одна из функциональных схем JK-триггера. Ее отличительной особенностью являются пе рекрестные связи выходов триггера с входами конъюнкто ров входной логики.

Благодаря им на эти входы после каж дого переключения триггера передаются потенциалы, обратные тем, какие были перед предыдущим переключени ем, и которые поэтому в состоянии обеспечить новое переключение триггера в противоположное состояние. Для создания информационных входов J и K элементы Э1 и Э2 входной логики первой ступени выбраны трехвхо довыми.

Переключение выходов второй ступени триггера происходит перепадом 1/0 на C-входе. При J = K =0 на входах элементов Э1 и Э2 устанавливаются логические 0, которые для триггеров с прямыми входами являются пассивными сигналами - триггер Т1 и, следовательно, JK-триггер в целом сохраняют прежнее состояние. Чтобы на выходе элемента Э1 появилась логическая 1 (которой триггер Т1 может переключаться в состояние Р= 1), на его входах необходимо присутствие сигналов J =1, С=1, а также логической 1 с выхода . Аналогично, логическая 1 будет на выходе элемента Э2, когда K=1, С=1 и Q =1. Таким образом, комбинация J =1, К=0 обеспечивает по тактовому импульсу переключение JK-триггера в целом в состояние Q =1, а комбинация J =0, K =1— в состояние Q =0. На рис.11,б приведено изображение JKтриггера с тремя объединенными конъюнкцией входами J , с тремя объединенными конъюнкцией входами K и с входами S и R асинхронной установки. На рис. 11,в показана реализация D -триггера на базе JKтриггера.

Рис.12.
4. Счетные триггеры Счетный триггер (Т-триггер) отличается тем, что он переключается с поступлением каждо го импульса на тактовом входе, называемом в таком триггере счетным.

Счетный триггер можно реализовать на базе JK-триггера.

Логическая 1 на одном из входов элемента И не определяет потенциал на его выходе, поэтому сочетание J = K =1 не влияет на входную логику первой ступени триггера.

Теперь она получает информацию только с выходов триггера (рис.11,а), которая устанавливает ее в положение, когда с приходом счетного импульса начнется очередное переключение - JK-триггер работает в счетном режиме.

Реализация счетного режима на JKтриггере приведена на рис 12,а.

Счетный триггер просто реализуется и на D -триггере (рис. 12, б). Если после каждого пе реключения обеспечить автоматическую смену уровня потенциала на D -входе, то с каждым импульсом на C-входе триггер будет менять свое состояние.

Указанная смена потенциала будет осуществляться, если D -вход соединить с выходом . Вторая перекрестная связь (аналогичная связи в JKтриггере) обеспечивается за счет соединения D -входа с R -входом запоминающей ячейки триггера через инвертор (см.рис.8). 5. Триггер Шмитта

Рис.13.
Этот триггер (рис. 13,a) стоит особняком в семействе триггеров: он имеет один вход, один выход и не обладает свойствами за поминающего элемента.

Триггер содержит два инвертора, охваченных положительной обратной связью, за счет чего выход схе мы может изменять свое состояние лавинообразно. На выходе инвертора потенциал с лог. 0 на лог. 1 изменяется при большем входном напряжении, чем при изменении с лог.1 на лог. 0. Поэтому схема (рис.13,а) обладает гистерезисом (рис. 13,б). Это позволяет использовать ее в качестве формиро вателя прямоугольных импульсов из входного напряжения, в ча стности, из синусоидального.

оценка легковых автомобилей в Белгороде
оценка рыночной стоимости товарного знака в Москве
независимая экспертиза ущерба в Калуге